| 
GX-SOC/SOPC-Dev-Lab Platform培养的目标      
      我们培养的学生(人才)是不但要具备系统设计的能力和对新系统新模块组合方式的创新能力,还能够与当今国外最先进的全新嵌入式设计思想相接轨。所以,创新开发实验平台应该具有丰富的外围模块,如果能够通过我们已有的经验,建立尽可能多的“积木”,让初学SOC/SOPC技术的学生,能够充分发挥系统搭建和系统设计的长处,不为繁缛的细节所累,这样才是真正符合SOC/SOPC系统设计的原意和初衷,才能让学生通过实验学习逐步进入到具备创新开发设计能力的境界,而不是总停留在根据实验报告,搭线、写报告这样一个最初级的能力水平线上。革新希望通过实验平台,使众多莘莘学子能亲身感受、熟悉SOPC的独到魅力,帮助他们毕业后在工作岗位上能够发挥所长,并为SOPC设计人才的培育尽一分心力。 GX-SOC/SOPC-EP2C35-M672专业级创新开发实验平台简介:      SOPC(片上可编程系统):传统简单的EDA设计技术已经很难满足系统化、网络化、高速度、低功耗、多媒体等实际需求,SOPC灵活、高效、设计可重用,它将处理器、存储器、外设接口和多层次用户电路等系统设计需要的功能模块设计集成到一个芯片上。从简单用户电路到多处理器系统,从IP Core设计到系统设计应用,从嵌入应用到创新设计,SOPC都将是未来的发展方向。目前已广泛渗透到单片机、ARM、DSP、IC设计、软件无线电等应用领域。     革新科技最新推出的创新开发实验平台性能卓越,采用ALTERA公司Cyclone II系列160万门以上FPGA处理器 ,先进的模块化设计、丰富的人机交互方式使得平台具有无与伦比的灵活性。从IP Core创新设计到系统设计,可真正让用户实现软硬件协同设计和创新,给用户更为广阔的自由空间,充分发挥创造力和想象力,完成系统的仿真和验证、优化设计,实现高性能的系统功能,实现知识产权保护与增值。实验平台包含基础实验、综合实验、创新实验,满足各高等院校、科研院所等各类需求。      开发工程师可以使用VHDL语言、Verilog HDL语言、原理图输入等多种方式,利用Altera公司提供的QuartusII及Nios软件进行编译、下载,并通过EDA/SOPC开发实验平台进行结果验证。开发实验平台提供多种人机交互方式:固定模块,灵活互连。如键盘阵列、按键、拨挡开关输入;七段码管、大屏幕TFT彩色LCD显示;串口通信;VGA接口、PS2接口、USB接口、Ethernet、CF卡、SD卡、CAN总线接口等,通过MODULE选择开关,利用Altera公司提供的一些IP资源和Nios 32位处理器,用户可以在该开发实验平台上完成不同的SOPC设计。 GX-SOPC-EP2C35-M672 Cyclone II版Nios核心开发板模块简介 :(核心板价格:7980元) 
 
Nios II系列嵌入式处理器 
Nios II开发工具,包括: 
Nios II集成开发环境(IDE)和调试器 
GNU工具 
Nios II指令集仿真器(ISS) 带有开发许可的Micro uC/OS II实时操作系统及uClinux Boot 
LightweightIP TCP/IP堆栈 
Quartus II 设计软件,包括SOPC Builder系统开发工具 
标准微处理器外设库 
Cyclone II版Nios开发板 
采用12层板工业级标准精心设计 
Cyclone II EP2C35F672 器件 
MAX EPM7256 CPLD配置控制逻辑 
8Mb 同步 SSRAM ,速度为167MHz(可选配为250MHz) 
128Mb DDR SDRAM ,速度为333MHz 
128Mb Flash闪存 
EPCS16 串行配置器件16 Mb(可选配EPCS64-64Mb) 
10/100以太网物理层/介质访问控制(PHY/MAC) 
以太网连接器(RJ-45) 
4个扩展/原型插座(4×100个可用用户I/O引脚、超高速BTB插口(速度> 1Gb/秒)) 
提供FPGA与CPLD配置的方案及独立的1个JTAG 接口、1个AS接口 
4个按键式开关 
7个LED 指示灯 
上电复位电路 
 提供高可靠、高稳定的板级及芯片级电压:如FPGA VCCINT/VCCIO、DDRVCC……GX-SOPC-EP2C35-M672 Cyclone II版Nios核心开发板模块,面向国内外开发型用户,可独立/或用户量身定制底板灵活使用。
 电缆和附件ByteBlasterII下载电缆12V 电源国际标准电源线以太网(RJ45)电缆以太网交叉适配器
应用于Cyclone II版Nios II开发板的多个硬件和软件参考设计。Nios II处理器相关工具升级的一年订购(此订购不包括Quartus II软件升级。Altera软件订购包括Quartus II设计软件)。用于开发Altera FPGA和HardCopy结构化ASIC的Nios II开发套件无需许可,也没有版税。三种配置方案支持AS方式配置EPCS16 串行配置器件16 Mb配置烧写。(用户硬件逻辑格式文件/目标应用程序)。支持JTAG方式配置EPCS16 串行配置器件16 Mb配置烧写。(用户硬件逻辑格式文件/目标应用程序)。JTAG方式通过EPM7256 CPLD配置控制逻辑对并行FLASH ROM配置烧写。(用户硬件逻辑格式文件/目标应用程序)。
四种运行方式支持EPCS16主模式上电运行支持JTAG模式在线调试仿真运行支持CPLD配置控制逻辑主模式上电运行——支持并行FLASH ROM用户程序运行方式支持CPLD配置控制逻辑主模式上电运行——支持并行FLASH ROM出厂程序运行方式
 GX-SOC/SOPC-Dev-Lab Platform 开发实验平台简介:
主板采用6层板工业级标准精心设计,经过严格的EMI及信号完整性系统测试,确保主板高可靠、高速度。通过开发实验平台所提供的JTAG(ALTERA/XILINX)或AS(ALTERA)接口即可完成核心板设计的调试与程序固化1个数字时钟源,提供100MHz、75MHz、50MHz 、48MHz、24 MHz 、12MHz、1MHz、100KHz、10KHz、1KHz、100Hz、10Hz、2Hz和1Hz等多个时钟两个串行接口:一个用于SOPC开发通信与调试,另一个可完成多功能通信(配备如:RS232/485/422/ IRDA红外等)1个VGA接口(模拟RGB输出)2个PS2接口,可以接键盘与鼠标2个USB 接口,一个可实现USB1.1协议转换,另一个可完成ALTERA USB-Blaster 的下载与调试1个Ethernet 10M/100M高速接口,芯片为INTEL LTX971A,实现TCP/IP协议转换1路CAN总线接口音频CODEC模块(立体声双通道输出)1路8位高速串行SPI 总线ADC接口,速度为1Msps(可选配10位/12位)2路8位高速串行SPI 总线DAC接口,时钟速度为30Msps(可选配10位/12位)1路8位高速并行总线ADC接口,速度为20Msps(可选配8位高速并行总线ADC ,速度为75Msps)1路8位高速并行总线DAC接口, 速度为1.2us (可选配2路8位高速并行总线DAC接口, 速度为1.2us ) 所有高速AD/DA输入输出接口均采用SMB宽带信号屏蔽端子,带75欧姆匹配阻抗。
I2C E2PROM,型号为AT24C02NI2C RTC实时时钟芯片,具有时钟掉电保护、电池在线式充电功能LCD (2X16) 字符型液晶接口与模块640X480 TFT彩色液晶LCD显示屏接口(显示屏选配)或240X128或128X64 STN单色LCD显示屏接口,支持多厂家、多种尺寸TFT彩色液晶屏:NEC、LG、SHARP、TOSHIBA等6.4”、6.5”、8.4”、10.4”……工业或民用级液晶屏,无需控制器,革新科技提供完整的应用解决方案16个LED显示8个拨挡开关输入10个按键输入1个4X4键盘阵列或3X4 键盘阵列2个复位按钮16个七段码管显示16x16矩阵led显示模块1路蜂鸣器存储器模块提供512KB的SRAM(可选配1MB SRAM)和1MB 的FLASH ROM(可选配2MB 的FLASH ROM)1个CompactFlash 卡接口1个SD卡接口精心设计4个100PIN高速板对板接插件接口,速度大于1Gb/秒,确保各厂家今后几年内推出的超高速FPGA核心板稳定、可靠运行精心设计2个64PIN 32位PCI标准总线PMC高速接接口,速度确保660MHz,供创新开发设计之用精心设计2组与Altera 公司高档次开发板相兼容的扩展接口,且带宽速度更宽、性能更高,完全满足各高等院校参加竞赛时创新开发的要求,如设计DSP子功能板、ARM子功能板、特色8/16位单片机子功能板、语音子功能板、视频子功能板、各种USB接口子功能板、千兆以太网子功能板、GPRS子功能板、RF卡功能板……精心设计板级及芯片级降噪声电路、保护电路,以接近0延时设计特点为宗旨,确保板级及芯片级所有电路高安全、高可靠、高稳定地运行10路电源输出(均带过流、过压保护) 平台数字电路电源:VCC5V(5A); VCC3V3(5A);
 PCI电源:VCC12VP(5A); VCC-12VP;
 核心板电源:VCC12VP(5A); VCC5VF(5A);
 LCD显示屏:VCC5VT(3A); VCC12VT(3A);
 模拟电路电源:VCC5VA(3A); VCC-5VA; VCC3V3A(1.5A)
 
 |