| DE10-Standard开发工具包提供了以Intel System-on-Chip(SoC)FPGA建立的强大的硬件设计平台,结合了最新的嵌入式双核Cortex-A9和业界领先的可编程逻辑以满足终极设计的灵活性。使用者现在可以彻底的利用这个兼具高性能和低功率处理系统的可重构性强大平台。Intel SoC集成了基于ARM的HPS架构处理器,周边及内存接口与使用高带宽互联骨干结构的FPGA无缝接合。DE10-Standard开发板包括了诸如高速DDR3内存、ADC功能、以太网络等功能硬件。 ■FPGA器件:Cyclone V SX SoC—5CSXFC6D6F31C6N
 110,000个LE、41,509个ALM
 5,761K bits embedded memory
 6个FPGA PLL、3个HPS PLL
 2个硬件存储控制器
 ■基于ARM的HPS:
 925MHZ,ARM Cortex-A9 MPCore双核处理器
 512KB共享L2缓存
 64KB可擦写RAM
 支持DDR2、DDR3、LPDDR1和LPDDR2的多埠SDRAM控制器
 8-channel DMA控制器
 ■配置与调试:
 FPGA端串行配置晶元EPCS128
 USB Blaster II,普通B型USB连接头
 ■存储器件:
 FPGA端64MB(32Mx16)SDRAM
 HPS端1GB(2x256Mx16)DDR3 SDRAM
 HPS端Micro SD卡槽
 ■通讯:
 2个USB 2.0 Host端口(ULPI接口配备USB A型连接头)
 HPS端USB转UART(Micro USB B型连接头)
 HPS端10/100/1000以太网接口
 PS/2鼠标/键盘连接器
 IR收发器
 ■连接头:
 1个40引脚扩展界面,电平3.3V
 1个HSMC连接头,可配置的I/O标准1.5/1.8/2.5/3.3V
 1个10引脚ADC输入接口
 1个LTC连接头(1个SPI Master,1个I2C和1个GPIO界面)
 ■显示器:
 24 bit VGA DAC
 HPS端128x64点阵式背光LCD显示屏
 ■音频:
 24-bit CODEC,line-in,line-out,microphone插孔
 ■视频输入:
 TV译码器(NTSC/PAL/SECAM)和TV输入连接头
 ■模数转换器:
 转换速率:500Ksps
 8通道
 分辨率:12bits
 模拟输入范围:0~4.096V
 ■开关、按钮、指示器:
 5个按键(4个FPGA,1个HPS)
 FPGA端10个开关
 11个LED(FPGA端10个、HPS端1个)
 2个HPS端重置按钮(HPS_RST_n、HPS_WARM_RST_n)
 6个七段数码显示管
 ■传感器:
 HPS端重力传感器
 ■电源:
 12V直流电源输入
 ■Size:
 166*130mm
 ■其他附件(选配):
 LT24、MTL2、D8M、D5M、SMK、RFS、HTG、ADA、DCC、LTC2607(AD/DA Daugher Card)
 |