DE1-SoC开发板配备了带有双核Cortex-A9嵌入式核心和业界领先的可编程逻辑的Cyclone V FPGA器件,提供了一个基于Intel System-on-Chip(SoC)FPGA的强大硬件设计平台,实现了设计的灵活性。用户可利用与高性能、低功耗处理系统相匹配的强大的可重新配置功能。DE1-SoC开发板为用户的设计提供许多可用硬件,包括高速DDR3内存、视频和音频功能、以太网、GPIO和HSMC扩展接口等。 ■FPGA器件: Cyclone V SoC 5CSEMA5F31C6器件 双核ARM Cortex-A9(HPS) 85K逻辑单元 4550Kb嵌入式内存 6个分频锁相环 2个硬件存储控制器 ■配置和调试: 串行配置设备——FPGA端EPCS128 板载USB Blaster下载电路(普通的type B USB接口) ■内存: FPGA端64MB(32Mx16)SDRAM HPS端1GB(2x256Mx16)DDR3 SDRAM HPS端Micro SD卡槽 ■通信: HPS端2个USB 2.0主控端口(带USB type A连接器的ULPI接口) UART转USB(USB Mini B连接器) 10/100/1000以太网 PS/2可接鼠标/键盘 IR发送器/接收器 ■连接器: 2个40-pin GPIO接口(电压标准:3.3V) 1个10-pin ADC输入接口 1个LTC接口(1个SPI Master,1个I2C和1个GPIO接口) ■显示: 24位VGA DAC ■音频: 24-bit CODEC,Line-in,line-out和microphone-in插孔 ■视频输入: TV解码器(NTSC/PAL/SECAM)和TV-in接口 ■ADC: 采样率:500 KSPS 通道数:8 分辨率:12 bits 模拟输入范围:0~4.096V ■开关,按键和指示灯: 4个用户按钮(FPGA端) 10个滑动开关(FPGA端) 11个用户LED(FPGA端10个,HPS端1个) 2个HPS重置按钮(HPS_RST_n和HPS_WARM_RST_n) 6个七段数码管 ■传感器: HPS端G-Sensor ■电源: 12V DC输入 ■尺寸: 166*130mm |