革新科技 来源:不详 日期:2006/2/22 11:05:20 阅读:1763 次 |
|
首次实现FPGA业界编译增强特性 2005年5月3号,香港—Altera(NASDAQ:ALTR)公司今天宣布正式发售Quartus® II设计软件5.0版,首次提升了FPGA业界软件的编译特性。Quartus II软件5.0版编译时间缩短近70%,工程师采用该软件能够以最快的速度完成高密度Stratix® II设计。此版本也显著提高了软核嵌入式处理器和外部处理器以及I/O引脚规划的时序逼近、系统综合等关键部分的设计效率。 Altera亚太区市场总监梁乐观评论说:“Quartus II软件所具有的高效特性使Altera凭借Stratix II FPGA和HardCopy®系列结构化ASIC赢得了大部分高密度市场份额。Quartus II软件5.0版不但性能出众,其内在的创新性进一步巩固了该软件在设计效率上的领先低位。” Quartus II软件技术优势的一个显著标志是其在2004年70%的有效商用许可增长。Quartus II还赢得了《FPGA和可编程逻辑杂志》颁发的“读者最佳选择”奖。此外,与采用ISE软件7.1i版的Xilinx Virtex-4系列相比,Quartus II软件5.0版在90nm Stratix II FPGA上能够实现更高的性能。 新的高密度设计效率增强特性 编译增强特性使设计人员在综合和适配时,能够将设计分成物理和逻辑两部分来处理。此特性支持基于模块的设计,设计人员能够保持专用模块性能不变,而只对其他模块进行优化。设计人员针对专用设计部分采用物理综合等高级优化技术,而不改动其他模块,能够显著提高时序逼近效果。 其他高密度设计增强特性包括: 快速时序估算和早期布局约束—Quartus II软件为高密度设计提供时序估算和关键时序通路识别功能,比运行完整的编译要快出近45倍。 SOPC Builder增强特性—Quartus II软件所包含的SOPC Builder是第一款能够自动完成嵌入式系统构建和综合处理的软件工具。它所包含的两个新增特性进一步支持了高密度FPGA设计: 1.为采用PCI、外部存储器接口(EMIF)和定制处理器接口的外部处理器提供简便接口。 2.支持多处理器系统的处理器间通信和资源安全共享。 新的I/O引脚规划器—该特性简化了高密度和大引脚数量设计的引脚分配和确认过程。 HardCopy II Advisor—HardCopy II Advisor指导用户实现Stratix II FPGA向HardCopy II结构化ASIC的移植。 对高密度设计基本要求的改进—Quartus II软件5.0版编译过程降低了对物理存储器的占用,因此多数面向高密度Stratix II器件的设计能够在标准PC上进行,而只占用2GB存储空间。此版本还加入了对64位Red Hat Linux和Sun Solaris操作系统的支持。
|