革新科技 来源:不详 日期:2008/11/7 10:19:39 阅读:1300 次 |
|
Altera公司近日发布了Quartus II软件8.1,进一步巩固在CPLD、FPGA和HardCopy ASIC设计性能和效能上的领先地位。这一最新版Quartus II软件延续了公司保持高密度FPGA最短编译时间的历史,根据内部基准测试结果,编译时间比任何其他FPGA供应商的开发软件都要快三倍以上。利用Quartus II软件的增强特性,设计团队能够更迅速地达到时序逼近,降低功耗,减小研发成本,将产品尽快推向市场。
市场研究公司Gartner首席分析师Bryan Lewis评论说:“对于在新一代系统中使用最新深亚微米FPGA技术的公司而言,管理设计时间和工程资源变得越来越重要。FPGA工艺尺寸不断减小,而且功能随之增加,因此,设计团队需要成熟可靠的工具来提高效能,达到产品及时面市的目标。”
Acquisition Logic公司工程副总裁Michael Wyrick评论说:“使用我们高速数据采集板的客户依靠Acquisition Logic来实现实时数据处理解决方案,这就是我们为什么使用Altera FPGA技术的原因所在。我们基于FPGA的系统要求有较高的性能和较低的功耗,因此,市场窗口稍纵即逝。Quartus II软件为我们提供了高效完成FPGA设计的最佳环境。使用Altera设计软件,我们可以更快地达到时序逼近,满足功耗预算,全面提高我们Altera器件的性能优势,所有这一切都不会增加我们的FPGA开发时间。”
更快的设计开发
虽然新一代FPGA功能的进一步增强,而设计团队还一直受限于有限的开发时间。Quartus II软件8.1自动完成以前比较耗时的功能,从而缩短了开发时间。Quartus II软件以前版本中的设计划分规划器现在在8.1版中可以自动完成划分功能,使设计人员能够充分发挥渐进式编译的效能优势。Quartus II软件将门控时钟自动转换为FPGA体系结构支持的功能等价逻辑,因此,不需要手动修改门控时钟。自动完成这些功能使设计团队能够将精力集中在设计的增值部分。
扩展器件支持
|